# Digitaltechnik Wintersemester 2021/2022 13. Übung



Prof. Dr.-Ing. Thomas Schneider, M.Sc. Daniel Günther, M.Sc. Amos Treiber Tablet Version

**KW06** 

Bitte bearbeiten Sie die Übungsblätter bereits im Voraus, sodass Sie Ihre Lösungen zusammen mit Ihren Kommilitonen und Tutoren während der wöchentlichen Übungsstunde diskutieren können.

Mit der angegebenen Bearbeitungszeit für die einzelnen Aufgaben können Sie Ihren Leistungsstand besser einschätzen. Die mit "Zusatzaufgabe" gekennzeichneten Aufgaben sind zur zusätzlichen Vertiefung für interessierte Studierende gedacht und daher nicht im Zeitumfang von 90 Minuten einkalkuliert.

#### Übung 13.1 Robuste Endliche Automaten

[20 min]

Implementieren Sie folgende endliche Automaten in SystemVerilog. Wenn eines der Eingangsbits 1'bz oder 1'bx ist, soll der Automat in den Startzustand wechseln und dabei kein Ausgangsbit auf 1 setzen. Verwenden Sie den === Operator zum Vergleich zwischen Ausdrücken vierwertiger Logik.



b)



Ein Nachteil des Ripple-Carry-Adders ist dessen lineare Übertragskette vom LSB bis zum MSB, wodurch der kritische Pfad linear mit der Bitbreite wächst. Ein n-Bit CSA bricht diese Übertragskette auf, indem für die oberen  $\lceil \frac{n}{2} \rceil$  Eingabebits sowohl die einfache Summe  $(A_H + B_H)$ , als auch dessen Inkrement  $(A_H + B_H + 1)$  gleichzeitig berechnet werden. Sobald der Übertrag des unteren Halbworts  $(A_L + B_L + C_i)$  verfügbar ist, muss nur noch das korrekte Ergebnis (Summe und Übertrag) aus den beiden Berechnungen für das obere Halbwort ausgewählt werden.



#### Übung 13.2.1 Rekursive Implementierung

Implementieren Sie den CSA in SystemVerilog als rekursives Modul mit Übertragsein- und ausgang:

arith/adder/csa.sv

```
module csa #(parameter WIDTH=4)

(input logic [WIDTH-1:0] A, B, input logic CI,
output logic [WIDTH-1:0] S, output logic CO);
```

Ein 1 bit CSA entspricht einem Volladdierer. Beachten Sie, dass WIDTH nicht immer ohne Rest durch zwei teilbar ist. Verwenden Sie die Module für Halb- und den Volladdierer (aus Übung 10), die in Moodle unter SystemVerilog/src/arith/adder zur Verfügung stehen. Die Verzögerungszeit der Multiplexer soll 4 ns betragen.

## Übung 13.2.2 Modul-Kapselung

Verpacken Sie den CSA in ein Modul mit der folgender allgemeiner Addierer-Schnittstelle:

```
module add #(parameter WIDTH=4)
(input logic [WIDTH-1:0] A, B, output logic [WIDTH:0] S);
```

## Übung 13.2.3 Verifikation

Schreiben Sie eine Testbench, die den CSA mit einer per **localparam** konfigurierbaren Bitbreite erschöpfend funktional validiert. Bestimmen Sie dabei auch die maximale Verzögerungszeit des CSA und ergänzen Sie dazu folgende Tabelle:

| WIDTH               | 2 | 4 | 6 | 8 | 10 |
|---------------------|---|---|---|---|----|
| t <sub>pd,CSA</sub> |   |   |   |   |    |

#### Übung 13.3 Modellprozessor

[40 min]

In dieser Aufgabe wird ein einfacher Prozessor in SystemVerilog beschrieben und ein arithmetischer Algorithmus auf Basis des realisierten Instruktions-Satzes implementiert. Folgende Grafik zeigt die Architektur des Prozessors:



Einige für den Prozessor benötigte Quelldateien stehen in Moodle unter SystemVerilog/src/processor zur Verfügung.

#### Übung 13.3.1 Instruktionspeicher

Der Instruktionsspeicher benötigt lediglich einen asynchronen Leseport. Seine Initialisierung mit den Instruktionen des auszuführenden Programms erfolgt später in der Testbench des Prozessors. Implementieren Sie den Instruktionsspeicher mit folgender Schnittstelle:

```
module imem #(parameter WIDTH = 8,  // Bitbreite der Instruktionen

parameter DEPTH = 16)  // Anzahl der Instruktionen

(input logic [$clog2(DEPTH)-1:0] ADDR,  // Leseadresse

output logic [WIDTH-1:0] D);  // Lesedaten
```

#### Übung 13.3.2 Datenspeicher (Register)

Der Datenspeicher wird auch als Register-Satz bezeichnet und benötigt neben zwei asynchronen Leseports einen synchronen Schreibport. Dieser Speicher hat keinen Reset-Eingang und wird bei Bedarf durch das Ausführen bestimmter Instruktionen initialisiert. Implementieren Sie den Datenspeicher mit folgender generischer Schnittstelle:

processor/dmem.sv

```
module dmem
    #(parameter
                   WIDTH = 8,
                                                            // Bitbreite der Register
2
                   DEPTH = 16)
                                                            // Anzahl der Register
      parameter
     (input logic CLK,
                                                            // Takt
      input logic [$clog2(DEPTH)-1:0] AADDR, BADDR, WADDR, // Schreib/Lese Adressen
5
      input logic [WIDTH-1:0] WDATA,
                                                            // Schreibdaten
6
      input logic WEN,
                                                            // Schreibzugriff aktivieren
      output logic [WIDTH-1:0] ADATA, BDATA);
                                                           // Lesedaten
```

### Übung 13.3.3 Arithmetisch-Logische Einheit (ALU)

Die ALU soll folgende Operationen umsetzen:

Dafür können die entsprechenden SystemVerilog Operatoren verwendet werden. Für alle anderen (ungenutzten) Werte des Selektionssignals (SEL) soll das Ergebnis der Addition ausgegeben werden. Neben dem Operationsergebnis sollen zwei Statusausgänge Z und N anzeigen, ob das Ergebnis 0 bzw. negativ ist. Implementieren Sie die kombinatorische ALU mit folgender generischer Schnittstelle:

processor/alu.sv

```
module alu #(parameter WIDTH = 8)  // Bitbreite der Ein-/Ausgänge

(input logic [WIDTH-1:0] A,B, // Operanden

input logic [3:0] SEL,  // Auswahlsignal

output logic [WIDTH-1:0] R,  // Ergebnis

output logic Z,N);  // Statussignale
```

#### Übung 13.3.4 Steuerwerk und Gesamtmodell

ALU, Instruktions- und Datenspeicher müssen im Modul des Prozessors instanziiert und mit dem Steuerwerk verknüpft werden. Die Bitbreiten der Daten und Adressleitungen werden durch den Instruktionssatz bestimmt und in processor/isa.svh als Präprozessor-Makros (beginnend mit backtick: `) definiert. Folgender Teil des Moduls ist bereits vorgegeben:

processor/core\_stub.sv `include "isa.svh" module core (input logic CLK, RESET); 3 4 localparam ZERO = `DATA\_WIDTH'd0; 6 logic signed [ `DATA\_WIDTH-1:0] areg, breg, aop, bop, result, immediate; logic [ `DADDR\_WIDTH-1:0] a,b,r,waddr; 8 `INSTR\_WIDTH-1:0] instruction; logic [ `IADDR\_WIDTH-1:0] pc; logic 10 logic ['OPCODE\_WIDTH-1:0] opcode; 11 12 logic 3:0] sel; logic wen,z,n,sz,sn,jump; 13 14 // Datenspeicher (Register) 15 dmem #(`DATA\_WIDTH, `DATA\_DEPTH) i\_dmem 16 17 (.CLK(CLK), .WEN(wen), .AADDR(a), .BADDR(b), .WADDR(waddr), 18 .ADATA(areg),.BDATA(breg),.WDATA(result)); 19 20 // Instruktionsspeicher 21 imem #(`INSTR\_WIDTH, `INSTR\_DEPTH) i\_imem (pc, instruction); 22 23 // Arithmetisch-Logische Einheit 24 alu #(`DATA\_WIDTH) i\_alu (aop,bop,sel,result,sz,sn); 25 26 // Steuerwerk hier einfügen 27 endmodule

Das Steuerwerk soll als kombinatorische Logik im Modul des Prozessors realisiert werden. Es erzeugt aus der aktuellen Instruktion die Signale zum Ansteuern aller anderen Komponenten und realisiert so den Instruktionssatz des Prozessors:

| Befehl                    | kodierte Instruktion | Registeränderung     | nächster Programmzähler           |
|---------------------------|----------------------|----------------------|-----------------------------------|
| ADD(r,a,b)                | {4'b0000,7'bx,r,a,b} | R[r] = R[a] + R[b]   | pc+1                              |
| SUB(r,a,b)                | {4'b0001,7'bx,r,a,b} | R[r] = R[a] - R[b]   | pc+1                              |
| AND(r,a,b)                | {4'b0010,7'bx,r,a,b} | R[r] = R[a] & R[b]   | pc+1                              |
| OR(r,a,b)                 | {4'b0011,7'bx,r,a,b} | R[r] = R[a]   R[b]   | pc+1                              |
| XOR(r,a,b)                | {4'b0100,7'bx,r,a,b} | $R[r] = R[a] ^ R[b]$ | pc+1                              |
| <pre>SHL(r,a,b)</pre>     | {4'b0101,7'bx,r,a,b} | R[r] = R[a] << R[b]  | pc+1                              |
| SHR(r,a,b)                | {4'b0110,7'bx,r,a,b} | R[r] = R[a] >> R[b]  | pc+1                              |
| ASHL(r,a,b)               | {4'b0111,7'bx,r,a,b} | R[r] = R[a] <<< R[b] | pc+1                              |
| ASHR(r,a,b)               | {4'b1000,7'bx,r,a,b} | R[r] = R[a] >>> R[b] | pc+1                              |
| ARED(r,a,b)               | {4'b1001,7'bx,r,a,b} | R[r] = & R[a]        | pc+1                              |
| ORED(r,a,b)               | {4'b1010,7'bx,r,a,b} | R[r] =   R[a]        | pc+1                              |
| MOV(r,a)                  | {4'b1011,7'bx,r,a,0} | R[r] = R[a]          | pc+1                              |
| LDI(immediate)            | {4'b1100,immediate}  | R[0] = immediate     | pc+1                              |
| <pre>JMP(immediate)</pre> | {4'b1101,immediate}  |                      | pc+ immediate                     |
| <pre>JN(immediate)</pre>  | {4'b1110,immediate}  |                      | <pre>pc+(n ? immediate : 1)</pre> |
| <pre>JZ(immediate)</pre>  | {4'b1111,immediate}  |                      | <pre>pc+(z ? immediate : 1)</pre> |

Dabei sind a,b und r Registeradressen der Breite `DADDR\_WIDTH und die immediate Einträge sind vorzeichenbehaftete Konstanten der Breite `DATA\_WIDTH. n und z sind die Statussignale der ALU für die unmittelbar zuvor aus-

geführten Instruktion. Sie müssen in einem Statusregister gepuffert werden, um in Abhängigkeit vom Ergebnis einer Berechnung einen Sprung im Programmfluss auszuführen. Wie im Schaltbild des Prozessors angedeutet, sollte das Sprungziel (pc+immediate) durch die ALU berechnet werden.

Die Befehle MOV ("move", für das Kopieren von Registern) und LDI ("load immediate", für das Laden von Konstanten) führen eigentlich keine Berechnung aus, lassen sich als Addition mit Null aber auch über die ALU realisieren.

Ergänzen Sie das Prozessormodul um Steuerwerk, Statusregister und Programmzähler.

#### Übung 13.3.5 Assembler-Programm – Zusatzaufgabe

/\* 4\*/ ADD(3,1,2);

/\* 5\*/ JMP(0);

Um die Funktionalität der Prozessor-Implementierung zu überprüfen, muss ein konkretes Programm in den Instruktionsspeicher geladen werden, dessen Abarbeitung dann beobachtet werden kann. Dazu wird folgende Testbench zur Verfügung gestellt:

processor/tb.sv

```
`default_nettype none
   `timescale 1 ns / 10 ps
   `include "isa.svh"
3
4
   `define PROGRAM "simple.asm"
5
6
   module tb;
7
8
     // Prozessor takten
9
10
             clk=0, reset=1;
     always #0.5
                               clk
                                     \ll \sim c1k;
11
     initial @(posedge clk) reset <= 0;</pre>
12
     core uut (clk, reset);
13
14
     // simuierte Signale (Speicher müssen explizit hinzugefügt werden)
15
     initial begin
16
       $dumpfile("tb.vcd");
17
       $dumpvars;
18
       for (int i=0; i<`INSTR_DEPTH; i++) $dumpvars(1, uut.i_imem.m[i]);</pre>
19
       for (int i=0; i<`DATA_DEPTH; i++) $dumpvars(1, uut.i_dmem.m[i]);</pre>
20
21
22
     // Programm in Instruktionsspeicher laden
23
     `include "asm.svh"
24
     initial begin
25
       clear_instructions;
26
       `include
                    `PROGRAM
27
       $readmemb({`PROGRAM,".bin"}, uut.i_imem.m);
28
29
30
     // Simulation bei Endlosschleife abbrechen
31
     always @(posedge clk) if (uut.opcode == `JMP && uut.immediate == 0) begin
32
       $display("FINISHED tb");
33
       $finish;
34
     end
35
   endmodule
```

Dabei wird das zu ladende Programm in Zeile 5 spezifiziert, welches neben SystemVerilog Kommentaren ausschließlich die oben angegebenen Assembler Befehle verwenden darf. Ein einfaches Beispiel für ein solches Assembler-Programm sieht wie folgt aus:

processor/simple.asm

// R[3] = R[1] + R[2] = 3

// Endlosschleife

Die erste Kommentarspalte gibt dabei die Adresse des Befehls im Instruktionsspeicher an. Dies ist hilfreich bei der Verwendung von Sprüngen, da hier (im Gegensatz zu vollwertigen Assembler-Programmen) keine Sprungmarken verwendet werden können. Stattdessen muss der relative Abstand zum Sprungziel als immediate des Sprungbefehls angegeben werden können.

11

den. Daher realisiert der unbedingte Sprung um Null Instruktionen (JMP(0)) eine Endlosschleife. Diese Endlosschleife wird zum Abbruch der Simulation verwendet und sollte daher der letzte Befehl eines jeden Programms sein.

Die Testbench nimmt an, dass die lokalen Arrays im Instruktions- und Datenspeicher mit m bezeichnet werden (Zeile 19, 20, 28). Passen Sie Ihre Implementierungen entsprechend an, da sonst auch GTKWave nach der Simulation nicht die richtigen Signale anzeigt.

Zum Starten der Simulation genügt der Aufruf der Testbench, das Assembler-Programm muss also nicht als Teil der Quelldateien spezifiziert werden.

Realisieren Sie eine sequentielle Multiplikation von zwei vorzeichenlosen 8 bit Operanden. In Java würde dieser Algorithmus wie folgt implementiert:

processor/mul.java

```
int a = 42;
int b = 37;
int p = 0;
for (int n=8; n!=0; n--) {
   if (b & 1 == 1) p += a;
   a = a << 1;
   b = b >> 1;
}
```

Dabei werden in den ersten beiden Zeilen die miteinander zu multiplizierenden Operanden a und b spezifiziert. Nach Abbruch der Schleife enthält p das Produkt a \* b. Setzen Sie diesen Algorithmus mit den Assembler-Befehlen des Modellprozessors um. Dabei sollen die Variable a, b und p in den Registern 1, 2 und 3 abgelegt werden. Evaluieren Sie Ihre Implementierung für verschiedene Operanden.